کاهش مصرف توان در پردازنده های دیجیتالی با تاکید بر جریان و توان نشتی

پایان نامه
چکیده

در سال های اخیر به دلیل افزایش سیستم های قابل حمل که منابع تغذیه ی قابل دسترسی محدودی دارند، مصرف توان به یکی از مفاهیم اساسی در طراحی سیستم ها تبدیل شده است. در تکنولوژی های cmos این مصرف توان به دو بخش توان استاتیکی و توان دینامیکی تقسیم می شود. توان استاتیکی معمولا در مدار های با فشردگی پائین قابل صرفنظر است، اما با مقیاس بندی تکنولوژی و افزایش چگالی ترانزیستورها در تراشه ها، بخش عمده ای از توان کل را به خود اختصاص داده است. در این تحقیق به بررسی منابع مصرف توان استاتیکی، جریان-های نشتی، عوامل موثر روی آنها و همچنین راه های کاهش توان استاتیکی پرداخته شده است. با ارائه ی مزایا و معایب هر یک از تکنیک ها، محدودیت هایی که هر یک از آنها به مدارات اعمال می کنند بررسی شده است. به منظور کنترل و کاهش مصرف توان در ناحیه ی زیرآستانه ابتدا ساختار های مناسب برای پیاده سازی سلول پایه در ناحیه ی زیرآستانه بررسی شده است و در نتیجه مدارات تفاضلی برای این منظور انتخاب شدند زیرا یکی از مسائل مهم در ناحیه ی زیرآستانه، مساله ی نویز است و مدارات تفاضلی به دلیل ساختار تفاضلی حذف نویز بهتری در مقایسه با سایر ساختار ها دارند. از این رو انتخاب مناسبی برای پیاده سازی مدارات در ناحیه ی زیرآستانه هستند. علم کامپیوتر همواره سعی در بهبود کارآیی پردازنده ها داشته است. اما با توجه به اهمیت میزان مصرف توان در پردازنده های امروزی که یکی از مهم ترین بخش ها در بسیاری از سیستم ها می باشند و مصرف توان قابل توجهی را به خود اختصاص می دهند، به کارگیری تکنیک های کنترل و کاهش مصرف توان اهمیت ویژه ای پیدا کرده است. با توجه به مزایا و معایب تکنیک های مختلف کاهش نشتی که در این تحقیق مطالعه شده اند، روش mtcmos برای پیاده سازی واحد های پردازنده ی mips که یکی از پردازنده های با کارآیی بالا می باشد انتخاب شد، سپس از ndr(negative differential resistance) در تکنیک ndrcmos برای کنترل و کاهش مصرف توان پردازنده ها استفاده شد. علاوه بر این با پیاده سازی بخش های محاسباتی پردازنده شامل جمع کننده و alu ی 32بیتی، رجیستر فایل 32بیتی و در نهایت mips شامل سه مرحله خط لوله با استفاده از هر دو روش mtcmos و ndrcmos، کارآیی این دو روش با یکدیگر مقایسه شد. شبیه سازی های انجام شده توسط hspice نشان می دهند با استفاده از قرار دادن مدارات در حالت آماده به کار (در شرایط بی کاری) توسط تکنیک ndrcmos، وبا تغییر این بازه از 5% تا 50% مصرف توان به اندازه ی 58% کاهش می یابد.

۱۵ صفحه ی اول

برای دانلود 15 صفحه اول باید عضویت طلایی داشته باشید

اگر عضو سایت هستید لطفا وارد حساب کاربری خود شوید

منابع مشابه

کنترل و کاهش جریان نشتی در مدارهای دیجیتال cmos با تکنولوژی dsm بمنظور کاهش مصرف توان

عملکرد منطقی پر سرعت با مصرف توان پایین عنصر کلیدی انواع میکروپروسسورها، ابرکامپیوترها، ارتباطات دوربرد و پردازش سیگنال‏های دیجیتال است. از آنجاییکه مدارات دینامیک در مقایسه با مدارات cmos استاتیک مرسوم دارای سرعت سوئیچینگ بالاتری بوده و مساحت کمتری را مصرف می‏نمایند، کاربرد وسیعی در مدارات vlsi پیدا کرده‏اند. جهت دستیابی به سرعت عملکردی بالای مدار با توان مصرفی پایین، از میان ساختارهای مختلف د...

15 صفحه اول

مقایسه تأثیر وضعیت طاق باز و دمر بر وضعیت تنفسی نوزادان نارس مبتلا به سندرم دیسترس تنفسی حاد تحت درمان با پروتکل Insure

کچ ی هد پ ی ش مز ی هن ه و فد : ساسا د مردنس رد نامرد ي سفنت سرتس ي ظنت نادازون داح ي سکا لدابت م ي و نژ د ي سکا ي د هدوب نبرک تسا طسوت هک کبس اـه ي ناـمرد ي فلتخم ي هلمجزا لکتورپ INSURE ماجنا م ي دوش ا اذل . ي هعلاطم ن فدهاب اقم ي هس عضو ي ت اه ي ندب ي عضو رب رمد و زاب قاط ي سفنت ت ي هـب لاتـبم سراـن نادازون ردنس د م ي سفنت سرتس ي لکتورپ اب نامرد تحت داح INSURE ماجنا درگ ...

متن کامل

کاهش توان نشتی مدارهای ناهمگام در تکنولوژی بسیار زیرمیکرون

مشکلات مطرح در سیستم های همگام در مدارهای بسیار مجتمع، طراحی های ناهمگام را به عنوان یکی از نامزدهای روشهای طراحی، در تکنولوژی های آینده مطرح کرده است. در ازای مزایای که با استفاده از طراحی ناهمگام حاصل می شود، تعداد ترانزیستورهای مــدار به شدت افزایــش می یابد. کاهش اندازه تکنولوژی و همچنین افزایش حجم مدارها موجب شده است تا توان نشتی به عنوان بخش مهمی از مجموع توان مصرفی تراشه ها در تکنولوژی ب...

15 صفحه اول

کاهش توان مصرفی در پردازنده های چند هسته ای

با توجه به افزایش عملکرد و سطح بالای مجتمع سازی، توان مصرفی در پردازنده های مدرن، به یکی از مهم ترین نگرانی های طراحان در این زمینه تبدیل شده است. کنترل پویای ولتاژ و فرکانس و کاهش ولتاژ تغذیه یکی از موثرترین روش های موجود در کاهش توان مصرفی دستگاه های با بار محاسباتی متغیر است. تراشه های مدیریت توان به صورت گسترده ای در وسایلی مانند کامپیوترهای قابل حمل، تلفن های همراه، دستگاه های gps، دوربین ...

15 صفحه اول

اثر بربرین در تنظیم آستروسیتهای Gfap+ ناحیه هیپوکمپ موشهای صحرایی دیابتی شده با استرپتوزوتوسین

Background: Diabetes mellitus increases the risk of central nervous system (CNS) disorders such as stroke, seizures, dementia, and cognitive impairment. Berberine, a natural isoquinolne alkaloid, is reported to exhibit beneficial effect in various neurodegenerative and neuropsychiatric disorders. Moreover astrocytes are proving critical for normal CNS function, and alterations in their activity...

متن کامل

اثر بربرین در تنظیم آستروسیتهای Gfap+ ناحیه هیپوکمپ موشهای صحرایی دیابتی شده با استرپتوزوتوسین

Background: Diabetes mellitus increases the risk of central nervous system (CNS) disorders such as stroke, seizures, dementia, and cognitive impairment. Berberine, a natural isoquinolne alkaloid, is reported to exhibit beneficial effect in various neurodegenerative and neuropsychiatric disorders. Moreover astrocytes are proving critical for normal CNS function, and alterations in their activity...

متن کامل

منابع من

با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید

ذخیره در منابع من قبلا به منابع من ذحیره شده

{@ msg_add @}


نوع سند: پایان نامه

وزارت علوم، تحقیقات و فناوری - دانشگاه شاهد

میزبانی شده توسط پلتفرم ابری doprax.com

copyright © 2015-2023